日前,中國科學(xué)院院士、中國科學(xué)院微電子研究所微電子器件與集成技術(shù)重點實驗室研究員劉明團隊在阻變存儲器(rram)三維垂直交叉陣列研究領(lǐng)域取得新進展,提出了自對準(zhǔn)高性能自選通阻變存儲器結(jié)構(gòu),為高密度、低成本三維垂直交叉陣列的制備提供了解決方案,以題為fullycmoscompatible3dverticalrramwithself-alignedself-selectivecellenablingsub-5nmscaling(通訊作者:呂杭炳、劉明)的論文被2016symposiaonvlsitechnologyandcircuits(簡稱vlsi國際研討會)接收,第一作者許曉欣在會上進行了口頭報告。這是中科院首次作為第一作者單位在該國際會議上發(fā)表論文。
在實現(xiàn)阻變存儲器高密度應(yīng)用方面,垂直結(jié)構(gòu)的交叉陣列具有制備工藝簡單、成本低廉等優(yōu)點。自選通阻變器件是該陣列架構(gòu)的核心,一般由選通層和阻變層組成。當(dāng)垂直交叉陣列極限微縮時,層間的漏電將成為重要的問題。針對這一問題,劉明課題組在國際上首次提出了采用自對準(zhǔn)技術(shù)構(gòu)建自選通阻變器陣列架構(gòu)的方法,有效消除了陣列中的層間漏電流,使垂直阻變存儲陣列的微縮能力達到5nm以下。研制成功的自對準(zhǔn)自選通阻變器件同時也表現(xiàn)出優(yōu)良的阻變性能:漏電流<0.1pa,非線性比>1000,操作電流<1ua以及很好地保持特性和耐久性。
vlsi國際研討會成立于1987年,是全球先進半導(dǎo)體與系統(tǒng)芯片學(xué)術(shù)發(fā)表盛會,是國際微電子領(lǐng)域的頂級會議,與iedm和isscc并稱微電子技術(shù)領(lǐng)域的“奧林匹克盛會”。vlsi國際研討會只接收極具應(yīng)用前景的創(chuàng)新性研究成果,intel、ibm等公司的許多核心技術(shù)都是在vlsi國際研討會上首次披露的。
(1)四層3dvrram陣列的tem圖以及4層8×321kbit陣列光學(xué)示意圖。垂直阻變器件基于tin/tiox/hfox/ru結(jié)構(gòu),具有自對準(zhǔn)的選擇層。(2)自對準(zhǔn)的自選擇器件的典型i-v特性曲線。